Логическое проектирование и верификация систем на SystemVerilog

Логическое проектирование и верификация систем на SystemVerilog
Автор книги: id книги: 1173966     Оценка: 0.0     Голосов: 0     Отзывы, комментарии: 0

Ниже по кнопкам можно купить бумажную книгу в интернет-магазинах по самым выгодным ценам с доставкой в Москве, Санкт-Петербурге и других городах России!

Смотреть на сайте Лабиринта Купить в других магазинах Бумажная книга Жанр: Программирование Правообладатель и/или издательство: ДМК-Пресс Дата публикации, год издания: 2019 Дата добавления в каталог КнигаЛит: ISBN: 978-5-97060-619-3

Реклама. ООО "ЛАБИРИНТ.РУ", ИНН: 7728644571, erid: LatgC8Csm.

Описание книги

Книга посвящена SystemVerilog - языку описания аппаратуры, используемому для моделирования электронных систем. Разработчики SystemVerilog сделали его синтаксис похожим на синтаксис языка С, что упрощает его освоение. В современных подходах к проектированию аппаратуры проверка модели (верификация) не менее важна, чем ее разработка. SystemVerilog предлагает конструкции, позволяющие лучше отразить инженерный замысел в моделях, программные абстракции, упрощающие разработку тестовых окружений, утверждения, обеспечивающие проверку поведения сложных систем, а также средства измерения функционального покрытия в процессе верификации. Описание языка дается вместе с материалом по логическому проектированию, так что книга может использоваться в качестве учебного пособия для курсов цифровой схемотехники и архитектуры компьютеров. Издание будет полезно студентам, проходящим вводный курс цифровой схемотехники, а также разработчикам, которые знакомы с Verilog или VHDL, но желают освежить свои навыки или нуждаются в кратком справочнике по SystemVerilog. Предполагается, что у читателя есть базовая подготовка в области схемотехники и программирования.

Добавление нового отзыва

Комментарий Поле, отмеченное звёздочкой  — обязательно к заполнению

Отзывы и комментарии читателей

Нет рецензий. Будьте первым, кто напишет рецензию на книгу Логическое проектирование и верификация систем на SystemVerilog
Подняться наверх